Logic

Signal Name Total Pterms Total Inputs Function Block Macrocell Slew Rate Bank Pin Number Pin Type Pin Use Reg Use I/O Std I/O Style Reg Init State
Mmult_bin_deg_mult0000_Mxor__index0014 16 11 FB12 MC16       (b) (b)        
Mmult_bin_deg_mult0000_Mxor__index0015 12 14 FB9 MC8       (b) (b)        
Mmult_bin_deg_mult0000_Mxor__index0016 7 8 FB9 MC7       (b) (b)        
Mmult_bin_deg_mult0000_Mxor__index0020 3 3 FB14 MC12       (b) (b)        
Mmult_bin_deg_mult0000_Mxor__index0021 8 6 FB12 MC6       (b) (b)        
Mmult_bin_deg_mult0000_Mxor__index0022 6 8 FB14 MC15       (b) (b)        
Mmult_bin_deg_mult0000_Mxor__index0029 3 3 FB14 MC9       (b) (b)        
Mmult_bin_deg_mult0000_Mxor__index0030 8 6 FB14 MC11       (b) (b)        
Mmult_bin_deg_mult0000_Mxor__index0031 4 5 FB12 MC7       (b) (b)        
Mmult_bin_deg_mult0000_Mxor__index0032 12 10 FB13 MC16       (b) (b)        
Mmult_bin_deg_mult0000_Mxor__index0033 8 8 FB13 MC15       (b) (b)        
Mmult_bin_deg_mult0000__or0014 15 10 FB12 MC10       (b) (b)        
Mmult_bin_deg_mult0000__or0017 4 10 FB9 MC3       (b) (b)        
Mmult_bin_deg_mult0000__or00213 6 9 FB12 MC9       (b) (b)        
Mmult_bin_deg_mult0000__or0023 3 7 FB14 MC10       (b) (b)        
Mmult_bin_deg_mult0000__or0028 5 6 FB4 MC3   2 13 I/O (b)        
Mmult_bin_deg_mult0000__or0031 3 7 FB13 MC6   1 79 I/O (b)        
N_PZ_1003 1 5 FB8 MC6   1 49 I/O (b)        
N_PZ_1022 2 4 FB4 MC2   2 12 I/O (b)        
N_PZ_1032 1 2 FB6 MC11       (b) (b)        
N_PZ_604 3 3 FB13 MC7       (b) (b)        
N_PZ_606 3 3 FB14 MC8       (b) (b)        
N_PZ_615 2 3 FB13 MC4       (b) (b)        
N_PZ_619 2 3 FB11 MC1       (b) (b)        
N_PZ_621 1 2 FB11 MC2       (b) (b)        
N_PZ_624 2 5 FB13 MC8       (b) (b)        
N_PZ_632 3 3 FB13 MC14   1 82 I/O (b)        
N_PZ_641 4 7 FB16 MC4       (b) (b)        
N_PZ_642 3 4 FB9 MC9       (b) (b)        
N_PZ_643 2 4 FB14 MC3   1 70 I/O (b)        
N_PZ_653 1 4 FB12 MC5       (b) (b)        
N_PZ_666 3 4 FB13 MC13   1 81 I/O (b)        
N_PZ_680 3 3 FB14 MC4   1 69 I/O (b)        
N_PZ_689 7 7 FB11 MC16   2 130 I/O (b)        
N_PZ_695 2 4 FB9 MC10       (b) (b)        
N_PZ_750 8 29 FB2 MC16       (b) (b)        
N_PZ_761 2 4 FB14 MC7       (b) (b)        
N_PZ_762 7 11 FB9 MC11       (b) (b)        
N_PZ_789 2 4 FB10 MC5   2 105 I/O (b)        
N_PZ_904 2 2 FB14 MC5       (b) (b)        
N_PZ_907 2 2 FB15 MC1       (b) (b)        
N_PZ_911 1 2 FB11 MC14   2 128 I/O (b)        
N_PZ_929 2 3 FB4 MC1   2 11 I/O (b)        
N_PZ_936 1 4 FB11 MC3       (b) (b)        
N_PZ_967 2 4 FB8 MC12   1 51 I/O (b)        
N_PZ_970 1 2 FB5 MC8       (b) (b)        
N_PZ_971 3 4 FB14 MC6   1 68 I/O (b)        
N_PZ_977 1 5 FB8 MC3   1 46 I/O (b)        
bin_deg<1> 6 7 FB12 MC8       (b) (b)        
bin_deg<3> 3 3 FB14 MC14   1 64 I/O (b)        
bin_deg<4> 8 6 FB14 MC13   1 66 I/O (b)        
clk32k 5 12 FB3 MC3   2 134 I/O (b) TFF     RESET
clk_div<0> 0 0 FB1 MC16       (b) (b) TFF     RESET
clk_div<10> 1 10 FB1 MC3   2 143 I/O/GSR (b) TFF     RESET
clk_div<11> 1 11 FB11 MC10       (b) (b) TFF     RESET
clk_div<12> 1 12 FB11 MC9       (b) (b) TFF     RESET
clk_div<13> 1 13 FB11 MC8       (b) (b) TFF     RESET
clk_div<1> 1 1 FB1 MC10       (b) (b) TFF     RESET
clk_div<2> 1 2 FB1 MC9       (b) (b) TFF     RESET
clk_div<3> 1 3 FB1 MC8       (b) (b) TFF     RESET
clk_div<4> 1 4 FB1 MC7       (b) (b) TFF     RESET
clk_div<5> 1 5 FB1 MC5       (b) (b) TFF     RESET
clk_div<6> 1 6 FB1 MC2       (b) (b) TFF     RESET
clk_div<7> 1 7 FB1 MC1       (b) (b) TFF     RESET
clk_div<8> 1 8 FB1 MC13   2 138 I/O (b) TFF     RESET
clk_div<9> 1 9 FB1 MC6   2 140 I/O (b) TFF     RESET
cnt_32k<0> 1 11 FB3 MC8       (b) (b) TFF     RESET
cnt_32k<10> 1 10 FB3 MC9       (b) (b) TFF     RESET
cnt_32k<1> 2 11 FB3 MC14   2 132 I/O (b) TFF     RESET
cnt_32k<2> 1 2 FB3 MC15       (b) (b) TFF     RESET
cnt_32k<3> 2 11 FB3 MC7       (b) (b) TFF     RESET
cnt_32k<4> 2 11 FB3 MC6       (b) (b) TFF     RESET
cnt_32k<5> 2 11 FB3 MC4       (b) (b) TFF     RESET
cnt_32k<6> 1 6 FB3 MC13       (b) (b) TFF     RESET
cnt_32k<7> 1 7 FB3 MC12       (b) (b) TFF     RESET
cnt_32k<8> 1 8 FB3 MC11       (b) (b) TFF     RESET
cnt_32k<9> 1 9 FB3 MC10       (b) (b) TFF     RESET
data_ready 3 6 FB15 MC15   1 91 I/O (b) TFF     RESET
digit4<0> 1 2 FB4 MC5 FAST 2 15 I/O O DFF LVCMOS33   RESET
digit4<1> 1 2 FB4 MC6 FAST 2 16 I/O O DFF LVCMOS33   RESET
digit4<2> 1 2 FB4 MC12 FAST 2 17 I/O O DFF LVCMOS33   RESET
digit4<3> 1 2 FB4 MC14 FAST 2 18 I/O O DFF LVCMOS33   RESET
output_mot<0> 2 4 FB8 MC2 FAST 1 45 I/O O   LVCMOS33    
output_mot<1> 2 4 FB8 MC5 FAST 1 48 I/O O   LVCMOS33    
output_mot<2> 2 4 FB8 MC11 FAST 1 50 I/O O   LVCMOS33    
output_mot<3> 2 4 FB8 MC13 FAST 1 52 I/O O   LVCMOS33    
rx_out<0> 3 3 FB6 MC15 FAST 1 42 I/O O DEFF LVCMOS33   RESET
rx_out<1> 3 3 FB6 MC12 FAST 1 39 I/O/DGE0 O DEFF LVCMOS33   RESET
rx_out<2> 3 3 FB7 MC12 FAST 1 23 I/O O DEFF LVCMOS33   RESET
rx_out<3> 3 3 FB6 MC2 FAST 1 35 I/O/CDR O DEFF LVCMOS33   RESET
rx_out<4> 3 3 FB5 MC4 FAST 1 32 I/O/GCK1 O DEFF LVCMOS33   RESET
rx_out<5> 3 3 FB5 MC6 FAST 1 30 I/O/GCK0 O DEFF LVCMOS33   RESET
rx_out<6> 3 3 FB7 MC5 FAST 1 26 I/O O DEFF LVCMOS33   RESET
rx_out<7> 3 3 FB7 MC11 FAST 1 24 I/O O DEFF LVCMOS33   RESET
seg4<0> 1 1 FB11 MC13 FAST 2 126 I/O O DFF LVCMOS33   RESET
seg4<1> 2 4 FB11 MC15 FAST 2 129 I/O O DFF LVCMOS33   RESET
seg4<2> 3 4 FB3 MC16 FAST 2 131 I/O O DFF LVCMOS33   RESET
seg4<3> 2 4 FB3 MC5 FAST 2 133 I/O O DFF LVCMOS33   RESET
seg4<4> 4 4 FB3 MC2 FAST 2 135 I/O O DFF LVCMOS33   RESET
seg4<5> 3 4 FB1 MC14 FAST 2 137 I/O O DFF LVCMOS33   RESET
seg4<6> 2 4 FB1 MC12 FAST 2 139 I/O O DFF LVCMOS33   RESET
seg4<7> 2 4 FB1 MC4 FAST 2 142 I/O O DFF LVCMOS33   RESET
u1/clkdiv<0> 2 3 FB15 MC11   1 85 I/O (b) DFF/S     SET
u1/clkdiv<1> 3 4 FB15 MC12   1 86 I/O (b) DFF/S     SET
u1/clkdiv<2> 3 5 FB15 MC13   1 87 I/O (b) TFF/S     SET
u1/edge 3 3 FB16 MC2       (b) (b) DFF     RESET
u1/regrx<0> 2 2 FB2 MC8       (b) (b) DFF     RESET
u1/regrx<10> 2 2 FB2 MC7       (b) (b) DFF     RESET
u1/regrx<11> 2 2 FB5 MC7       (b) (b) DFF     RESET
u1/regrx<12> 2 2 FB5 MC3       (b) (b) DFF     RESET
u1/regrx<13> 2 2 FB5 MC1       (b) (b) DFF     RESET
u1/regrx<14> 2 2 FB5 MC16       (b) (b) DFF     RESET
u1/regrx<15> 2 2 FB5 MC15       (b) (b) DFF     RESET
u1/regrx<16> 2 2 FB2 MC6       (b) (b) DFF     RESET
u1/regrx<17> 2 2 FB2 MC2       (b) (b) DFF     RESET
u1/regrx<18> 2 2 FB2 MC15   2 10 I/O (b) DFF     RESET
u1/regrx<19> 2 2 FB5 MC11       (b) (b) DFF     RESET
u1/regrx<1> 2 2 FB2 MC14   2 9 I/O (b) DFF     RESET
u1/regrx<20> 2 2 FB2 MC13   2 7 I/O (b) DFF     RESET
u1/regrx<21> 2 2 FB5 MC14   1 28 I/O (b) DFF     RESET
u1/regrx<22> 2 2 FB5 MC5   1 31 I/O (b) DFF     RESET
u1/regrx<23> 2 2 FB5 MC2   1 33 I/O (b) DFF     RESET
u1/regrx<24> 2 2 FB6 MC10       (b) (b) DFF     RESET
u1/regrx<25> 2 2 FB6 MC9       (b) (b) DFF     RESET
u1/regrx<26> 2 2 FB2 MC12   2 6 I/O/GTS1 (b) DFF     RESET
u1/regrx<27> 2 2 FB2 MC5   2 5 I/O/GTS0 (b) DFF     RESET
u1/regrx<28> 2 2 FB2 MC4   2 4 I/O (b) DFF     RESET
u1/regrx<29> 2 2 FB5 MC10       (b) (b) DFF     RESET
u1/regrx<2> 2 2 FB2 MC3   2 3 I/O/GTS3 (b) DFF     RESET
u1/regrx<30> 2 2 FB2 MC1   2 2 I/O/GTS2 (b) DFF     RESET
u1/regrx<31> 2 2 FB6 MC8       (b) (b) DFF     RESET
u1/regrx<32> 2 2 FB6 MC7       (b) (b) DFF     RESET
u1/regrx<33> 2 2 FB6 MC6       (b) (b) DFF     RESET
u1/regrx<34> 2 2 FB6 MC5       (b) (b) DFF     RESET
u1/regrx<35> 2 2 FB6 MC3       (b) (b) DFF     RESET
u1/regrx<36> 2 2 FB6 MC16   1 43 I/O (b) DFF     RESET
u1/regrx<37> 2 2 FB6 MC14   1 41 I/O (b) DFF     RESET
u1/regrx<38> 2 2 FB6 MC13   1 40 I/O (b) DFF     RESET
u1/regrx<39> 1 1 FB15 MC14   1 88 I/O IR DFF     RESET
u1/regrx<3> 2 2 FB6 MC4   1 38 I/O/GCK2 GCK DFF   KPR RESET
u1/regrx<4> 2 2 FB6 MC1   1 34 I/O (b) DFF     RESET
u1/regrx<5> 2 2 FB7 MC10       (b) (b) DFF     RESET
u1/regrx<6> 2 2 FB7 MC9       (b) (b) DFF     RESET
u1/regrx<7> 2 2 FB7 MC8       (b) (b) DFF     RESET
u1/regrx<8> 2 2 FB7 MC7       (b) (b) DFF     RESET
u1/regrx<9> 2 2 FB5 MC9       (b) (b) DFF     RESET
u1/rx_out_or000044 8 12 FB5 MC12       (b) (b)        
u1/rx_out_or000047 8 14 FB5 MC13       (b) (b)        
u1/rxd1 2 2 FB3 MC1   2 136 I/O (b) DFF     RESET
u1/rxd2 2 2 FB15 MC2   1 83 I/O (b) DFF     RESET
u2/Mcompar_forward_backward_cmp_lt0000_ALB20 21 16 FB9 MC16       (b) (b)        
u2/Msub__sub0000__or0003 2 4 FB14 MC1   1 74 I/O (b)        
u2/Msub__sub0000__or0006 3 7 FB10 MC12   2 103 I/O (b)        
u2/SF17 1 2 FB10 MC4   2 106 I/O (b)        
u2/_mux0000 5 8 FB10 MC13       (b) (b)        
u2/_sub0000<3> 3 3 FB14 MC2   1 71 I/O (b)        
u2/_sub0000<5> 3 3 FB15 MC16   1 92 I/O (b)        
u2/_sub0000<6> 6 7 FB10 MC6   2 104 I/O (b)        
u2/cnt_catch<0> 3 3 FB15 MC10       (b) (b) DEFF     RESET
u2/cnt_catch<1> 3 3 FB15 MC9       (b) (b) DEFF     RESET
u2/cnt_catch<2> 3 3 FB15 MC8       (b) (b) DEFF     RESET
u2/cnt_catch<3> 3 3 FB15 MC7       (b) (b) DEFF     RESET
u2/cnt_catch<4> 3 3 FB15 MC6       (b) (b) DEFF     RESET
u2/cnt_catch<5> 3 3 FB15 MC5       (b) (b) DEFF     RESET
u2/cnt_catch<6> 3 3 FB15 MC4       (b) (b) DEFF     RESET
u2/cnt_catch<7> 3 3 FB15 MC3       (b) (b) DEFF     RESET
u2/cnt_catch_cmp_le0000 2 5 FB9 MC5       (b) (b)        
u2/cnt_reg<0> 3 5 FB8 MC7       (b) (b) TFF     RESET
u2/cnt_reg<1> 4 7 FB8 MC8       (b) (b) TFF     RESET
u2/cnt_reg<2> 3 5 FB10 MC16   2 101 I/O (b) TFF     RESET
u2/cnt_reg<3> 6 11 FB10 MC8       (b) (b) TFF     RESET
u2/cnt_reg<4> 5 11 FB10 MC11       (b) (b) TFF     RESET
u2/cnt_reg<5> 6 11 FB10 MC7       (b) (b) TFF     RESET
u2/cnt_reg<6> 5 11 FB10 MC10       (b) (b) TFF     RESET
u2/cnt_reg<7> 5 11 FB10 MC9       (b) (b) TFF     RESET
u2/forward_backward 17 27 FB8 MC1   1 44 I/O (b) DFF/S     SET
u2/forward_backward_mux000876 4 10 FB10 MC14   2 102 I/O (b)        
u2/now_ST_FFd1 4 7 FB8 MC16       (b) (b) DFF     RESET
u2/now_ST_FFd2 5 7 FB8 MC15       (b) (b) TFF     RESET
u2/now_ST_FFd3 6 7 FB8 MC14       (b) (b) DFF     RESET
u2/now_ST_FFd4 7 7 FB8 MC10       (b) (b) DFF     RESET
u2/run 3 5 FB8 MC9       (b) (b) DFF     RESET
u2/sensor_set 3 5 FB8 MC4       (b) (b) TFF/S     SET
u2/sensor_set_cmp_ne0000 16 16 FB10 MC15       (b) (b)        
u3/cd<0> 1 1 FB2 MC11       (b) (b) TFF     RESET
u3/cd<1> 1 2 FB2 MC10       (b) (b) TFF     RESET
u3/curr<0> 14 16 FB4 MC11       (b) (b) DFF     RESET
u3/curr<1> 9 16 FB4 MC13       (b) (b) DFF     RESET
u3/curr<2> 8 15 FB4 MC15       (b) (b) DFF     RESET
u3/curr<3> 5 10 FB4 MC16       (b) (b) DFF     RESET
u3/dp 0 0 FB1 MC15       (b) (b) DFF     RESET
u3/khertz_count<0> 2 11 FB7 MC15   1 20 I/O (b) TFF     RESET
u3/khertz_count<1> 1 2 FB7 MC4       (b) (b) TFF     RESET
u3/khertz_count<2> 1 3 FB7 MC3       (b) (b) TFF     RESET
u3/khertz_count<3> 2 11 FB7 MC16   1 19 I/O (b) TFF     RESET
u3/khertz_count<4> 1 5 FB7 MC2       (b) (b) TFF     RESET
u3/khertz_count<5> 5 12 FB11 MC7       (b) (b) DFF     RESET
u3/khertz_count<6> 6 12 FB11 MC4       (b) (b) DFF     RESET
u3/khertz_count<7> 7 12 FB7 MC6   1 25 I/O (b) DFF     RESET
u3/khertz_count<8> 2 12 FB7 MC14   1 21 I/O (b) TFF     RESET
u3/khertz_count<9> 2 12 FB7 MC13   1 22 I/O (b) TFF     RESET
u3/khertz_en 1 11 FB7 MC1       (b) (b) DFF     RESET
u3/mhertz_count 0 0 FB1 MC11       (b) (b) TFF     RESET
u3/mhertz_en 1 1 FB2 MC9       (b) (b) DFF     RESET
u4/XLXI_22/S1_or00006 1 7 FB4 MC9       (b) (b)        
u4/XLXI_46/S1_or00007 6 8 FB13 MC10       (b) (b)        
u4/XLXI_47/S0_or000011 1 5 FB4 MC7       (b) (b)        
u4/XLXN_27 4 5 FB13 MC12   1 80 I/O (b)        
u4/XLXN_28 6 7 FB16 MC14       (b) (b)        
u4/XLXN_29 4 7 FB16 MC9       (b) (b)        
u4/XLXN_33 2 2 FB14 MC16   1 61 I/O (b)        
u4/XLXN_34 4 7 FB16 MC3       (b) (b)        
u4/XLXN_35 4 5 FB16 MC7       (b) (b)        
u4/XLXN_36 2 8 FB4 MC8       (b) (b)        
u4/XLXN_37 2 5 FB4 MC4   2 14 I/O (b)        
u4/XLXN_38 5 10 FB4 MC10       (b) (b)        
u4/XLXN_41 3 4 FB16 MC8       (b) (b)        
u4/XLXN_81 9 9 FB13 MC9       (b) (b)        
u4/XLXN_83 3 8 FB13 MC11       (b) (b)        
u4/XLXN_94 5 7 FB16 MC10       (b) (b)